Xilinx 7系列中SERDES的應用概述
資料介紹
標簽:
SERDES是英文SERializer(串行器)/DESerializer(解串器)的簡稱。它是一種主流的時分多路復用(TDM)、點對點(P2P)的串行通信技術。即在發送端多路低速并行信號被轉換成高速串行信號,經過傳輸媒體(光纜或銅線),最后在接收端高速串行信號重新轉換成低速并行信號。這種點對點的串行通信技術充分利用傳輸媒體的信道容量,減少所需的傳輸信道和器件引腳數目,提升信號的傳輸速度,從而大大降低通信成本。xilinx7系列通過原語調用serdes接口,就可以實現串并(并串)轉化的應用。
平臺:AT7XilinxUSB3.0+LVDS+FPGA開發板
語言:SystemVerilog
功能:20M時鐘產生8位的數據經serdes串化,由一對LVDS輸出,再由另一對LVDS接收,經serdes解串恢復8bit的數據。
這里,在特權的LVDS測試例程上簡化,只用調用原語serdes驗證數據的傳輸(說實話,特權同學的例程代碼,確實有點凌亂,前后看了兩天。可能是對這些其中用到的原語不熟吧)
用戶評論
查看全部 條評論
發表評論請先 登錄, 還沒有賬號?免費注冊。
發表評論